NEVIANI ANDREA
Professore ordinario
IINF-01/A - Elettronica
Office: Stanza 124
Phone: 7659
Web: https://www.dei.unipd.it/~neviani
E-mail: andrea.neviani@dei.unipd.it
Office hours: Luogo: Ufficio 124, Dip. di Ingegneria dell'Informazione, edificio DEI/A
Note: Please, contact me by e-mail (neviani@dei.unipd.it) to fix date and time of the meeting (normally within 48 hours since the request).
Siete invitati a contattarmi via e-mail (neviani@dei.unipd.it) per fissare data e ora del ricevimento. Di norma ricevo al più entro 48 ore dalla ricezione della richiesta.
Analogue integrated circuit design
Codice: INP9086599 / Ordinamento: 2022 / Anno Accademico: 2024
Electronics
Codice: INQ1097776 / Ordinamento: 2021 / Anno Accademico: 2024
Analogue integrated circuit design
Codice: INP9086599 / Ordinamento: 2022 / Anno Accademico: 2023
Electronics
Codice: INQ1097776 / Ordinamento: 2021 / Anno Accademico: 2023
Analogue integrated circuit design
Codice: INP9086599 / Ordinamento: 2022 / Anno Accademico: 2022
Elettronica
Codice: IN03102536 / Ordinamento: 2020 / Anno Accademico: 2022
Analogue integrated circuit design
Codice: INQ0091780 / Ordinamento: 2020 / Anno Accademico: 2021
Elettronica
Codice: IN03102536 / Ordinamento: 2011 / Anno Accademico: 2021
Analogue integrated circuit design
Codice: INQ0091780 / Ordinamento: 2020 / Anno Accademico: 2020
Elettronica
Codice: IN03102536 / Ordinamento: 2011 / Anno Accademico: 2020
Elettronica (numerosita' canale 2)
Codice: IN03102536 / Ordinamento: 2011 / Anno Accademico: 2019
Fondamenti di elettronica (numerosita' canale 2)
Codice: IN09111232 / Ordinamento: 2017 / Anno Accademico: 2019
Elettronica (ult. numero di matricola da 5 a 9)
Codice: IN03102536 / Ordinamento: 2011 / Anno Accademico: 2018
Microelettronica
Codice: INN1028641 / Ordinamento: 2008 / Anno Accademico: 2018
Elettronica (ult. numero di matricola da 5 a 9)
Codice: IN03102536 / Ordinamento: 2011 / Anno Accademico: 2017
Microelettronica
Codice: INN1028641 / Ordinamento: 2008 / Anno Accademico: 2017
Elettronica (ult. numero di matricola da 5 a 9)
Codice: IN03102536 / Ordinamento: 2011 / Anno Accademico: 2016
Microelettronica
Codice: INN1028641 / Ordinamento: 2008 / Anno Accademico: 2016
Elettronica (ult. numero di matricola da 5 a 9)
Codice: IN03102536 / Ordinamento: 2011 / Anno Accademico: 2015
Progettazione e sintesi di circuiti digitali
Codice: INN1030318 / Ordinamento: 2008 / Anno Accademico: 2015
Elettronica (ult. numero di matricola da 5 a 9)
Codice: IN03102536 / Ordinamento: 2011 / Anno Accademico: 2014
Progettazione e sintesi di circuiti digitali
Codice: INN1030318 / Ordinamento: 2008 / Anno Accademico: 2014
Elettronica (ult. numero di matricola da 5 a 9)
Codice: IN03102536 / Ordinamento: 2011 / Anno Accademico: 2013
Progettazione e sintesi di circuiti digitali
Codice: INN1030318 / Ordinamento: 2008 / Anno Accademico: 2013
Progettazione e sintesi di circuiti digitali
Codice: INN1030318 / Ordinamento: 2008 / Anno Accademico: 2012
Andrea Neviani si è laureato in Fisica presso l'Università di Modena nel 1989, e ha conseguito il titolo di Dottore di ricerca in Ingegneria elettronica e telecomunicazioni presso l'Università di Padova nel 1994. Nell'a.a. 1993/94 è stato "graduate student" presso l'Università di California a Santa Barbara, USA.
Presso il Dipartimento di elettronica e informatica dell'Università di Padova è stato Ricercatore universitario (1994 - 1998), Professore associato (1998 - 2016), quindi, da marzo 2016, Professore ordinario, usufruendo di un periodo di congedo come da novembre 1998 a novembre 1999 come "visiting scientist" presso il Rutherford Appleton Laboratory, Oxfordshire, UK.
Nella prima parte della sua carriera si è interessato di simulazione numerica, creazione di modelli e caratterizzazione di dispositivi in semiconduttori composti per applicazioni ad alta frequenza e dispositivi in silicio per processi ad alta integrazione, con particolare riferimento ai fenomeni indotti dai portatori caldi. In seguito ha lavorato allo studio di metodi per la simulazione statistica di circuiti VLSI.
In seguito è passato ad occuparsi di progettazione di circuiti integrati misti analogico/digitali per l'"analog signal processing" (canali di lettura per rivelatori e per dischi rigidi, dispositivi biomedicali impiantabili). Dal 2004 coordina diversi progetti principalmente nell’ambito dei circuiti integrati RF e alle onde millimetriche per imaging biomedicale, radar ad alta risoluzione e radio a bassissimo consumo per comunicazioni a corto raggio. La sua attività scientifica è documentata da oltre 140 tra pubblicazioni su riviste internazionali e comunicazioni a congressi.
Nel triennio 2010-2012 ha prestato servizio come Associate Editor della rivista IEEE Transactions on Circuits and Systems I, mentre dal 2008 al 2016 è stato membro del IEEE Technical Committee on Circuits and Systems for Communication. Nel 2014 è entrato a far parte del Technical Program Committee della European Solid-State Circuits Conference (ESSCIRC).
Da febbraio 2017 a febbraio 2023 è stato Coordinatore del Corso di dottorato in Ingegneria dell’informazione dell’Università di Padova.